当前位置: 首页 > news >正文

【STM32】时钟体系

一、时钟体系

为什么需要时钟?

  1. 时钟可以为系统提供精确的定时,比如时间显示,定时器,pwm…

  2. 为芯片各功能模块提供工作势能,使能各组管脚工作,如果不使能,管脚无法工作

  3. 同步数据传输

给单片机提供一个时钟信号(一个非常稳定的频率信号),使单片机各内部组件同步工作,并且在和外部设备通信时是也能达到同步。

动态调整运行频率,就可以控制性能与功耗!

1、参考手册 STM32F4xx 中文参考手册.pdf 第 106 页

2、时钟源

a.可以使用三种不同的时钟源来驱动系统时钟 (SYSCLK),CPU 运行的频率为 168MHz:

● HSI 振荡器时钟(16MHz),也就是高速内部时钟,一般来说很少用,因为精度没有外部高速时钟那么高。

● HSE 振荡器时钟,也就是高速外部时钟,GECM4 开发板 8MHz。

● 主 PLL (PLL) 时钟

b.器件具有以下两个次级时钟源:

● 32 kHz 低速内部 RC (LSI RC),该 RC 用于驱动独立看门狗,也可选择提供给 RTC 用于停机/待机模式下的自动唤醒。

● 32.768 kHz 低速外部晶振(LSE 晶振),用于驱动 RTC 时钟 (RTCCLK)对于每个时钟源来说,在未使用时都可单独打开或者关闭,以降低功耗。

3、时钟树

时钟树就是关注时钟源和时钟的流向,嵌入式系统中的模块和外设工作都以时钟为基准。有了时钟树,就有了时钟域。嵌入式中除了内核,还有各个单元,每个单元工作在不同的时钟频率下,给每个单元提供不同的时钟。

实际应用中根据需要配置外设的时钟控制开关,选择需要的时钟频率,并可关闭不用外设时钟。

在这里插入图片描述

时钟树分析

在这里插入图片描述

51单片机和STM32时钟体系对比

在这里插入图片描述
二、PLL

2.1 概述

PLL(Phase Locked Loop): 为锁相回路或锁相环,用来统一整合时钟信号,使高频器件正常工作,如内存的存取资料等。

PLL基于振荡器中的反馈技术,许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步。

一般的晶振由于工艺与成本原因,做不到很高的频率,而在需要高频应用时,由相应的器件VCO,实现转成高频,但并不稳定,故利用锁相环路就可以实现稳定且高频的时钟信号。

2.2 基本组成

锁相环路是一种反馈控制电路,简称锁相环(PLL,Phase-Locked Loop)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。

锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。锁相环通常由鉴相器(PD,Phase Detector)、环路滤波器(LF,Loop Filter)和压控振荡器(VCO,Voltage Controlled Oscillator)三部分组成。

锁相环的工作原理是检测输入信号和输出信号的相位差,并将检测出的相位差信号通过鉴相器转换成电压信号输出,经低通滤波器滤波后形成压控振荡器的控制电压,对振荡器输出信号的频率实施控制,再通过反馈通路把振荡器输出信号的频率、相位反馈到鉴相器。

锁相环在工作过程中,当输出信号的频率成比例地反映输入信号的频率时,输出电压与输入电压保持固定的相位差值,这样输出电压与输入电压的相位就被锁住了。

在这里插入图片描述

2.3 类比说明

我们刚开始学车的时候,在道路上开车,眼睛就好像一个鉴相器,负责发现车行驶的方向(反馈)和前方的路(输入)是否有差别,把差别输入大脑进行判断,然后指挥双手旋转方向盘,旋转方向盘的动作转换成车的行驶方向,如下图所示。

在这里插入图片描述

我们通过这么一个闭环过程不断地调节方向盘,保证车行驶在正道上。

2.3 相位差

两个频率相同的交流电相位的差叫做相位差,或者叫做相差,又称“相角差”、“相差”、“周相差”或“位相差”。两个作周期变化的物理量的相之间的差值。它为正值时称前者超前于后者,为负值时则滞后于后者。它为零或π的偶数倍时,两物理量同相;为π的奇数倍时则称反相。

这两个频率相同的交流电,可以是两个交流电流,可以是两个交流电压,可以是两个交流电动势,也可以是这三种量中的任何两个。两个同频率正弦量的相位差就等于初相之差。是一个不随时间变化的常数。也可以是一个元件上的电流与电压的相位变化。任意一个正弦量y = Asin(wt+ j0)的相位为(wt+ j0),两个同频率正弦量的相位差(与时间t无关)。设第一个正弦量的初相为 j01,第二个正弦量的初相为 j02,则这两个正弦量的相位差为j12 = j01 - j02。

在这里插入图片描述

2.4 PLL配置参数

在这里插入图片描述

不同的芯片,倍频(频率翻倍)公式是不一样的,需要查询芯片手册!

三、SystemInit系统初始化函数

1.其实第一个执行的文件是汇编文件

  • 栈的初始化,提供函数调用的时候进行现场保护和现场恢复
  • 堆的初始化,为申请内存提供空间,调用malloc
  • 执行Reset_Handler,意思说上电复位后执行的动作
  • 执行SystemInit函数
  • 跳转到main函数

2.初始化Flash接口,更新PLL系统频率

/*** @brief  Setup the microcontroller system* Initialize the Embedded Flash Interface, the PLL and update the* SystemFrequency variable.* @param  None* @retval None*/void SystemInit(void){................/* Configure the System clock source, PLL Multiplier and Divider factors,AHB/APBx prescalers and Flash settings ----------------------------------*/SetSysClock();................}

3.调用SetSysClock函数设置PLL时钟,然后进行分频

/*** @brief  Configures the System clock source, PLL Multiplier and Divider factors,* AHB/APBx prescalers and Flash settings* @Note   This function should be called only once the RCC clock configuration  * is reset to the default reset state (done in SystemInit() function).   * @param  None* @retval None*/static void SetSysClock(void){...................../* Configure the main PLL */RCC->PLLCFGR = PLL_M | (PLL_N << 6) | (((PLL_P >> 1) -1) << 16) |(RCC_PLLCFGR_PLLSRC_HSE) | (PLL_Q << 24);.....................}system_stm32f4xx.c文件有以下倍频(PLL_N)与分频(PLL_M、PLL_P)因子:/* PLL_VCO = (HSE_VALUE or HSI_VALUE / PLL_M) * PLL_N */
#define PLL_M      8     //(记得修改为8)
/* USB OTG FS, SDIO and RNG Clock =  PLL_VCO / PLLQ */
#define PLL_Q      7#if defined (STM32F40_41xxx)
#define PLL_N      336
/* SYSCLK = PLL_VCO / PLL_P */
#define PLL_P      2
#endif /* STM32F40_41xxx */

由于官方的代码是使用外部高速晶振25MHz,VSTC-M4开发板是使用外部高速晶振8MHz,所以PLL的倍频因子要进行修改,只修改PLL_M为8

4.阅读system_stm32f4xx.c文件的头部注释

  •    ```c
    

    *=============================================================================
    *=============================================================================

    •                Supported STM32F40xxx/41xxx devices*-----------------------------------------------------------------------------
      
    •                System Clock source                    | PLL (HSE)*-----------------------------------------------------------------------------
      
    •                SYSCLK(Hz)                             | 168000000*-----------------------------------------------------------------------------
      
    •                HCLK(Hz)                               | 168000000*-----------------------------------------------------------------------------
      
    •                AHB Prescaler                          | 1*-----------------------------------------------------------------------------
      
    •                APB1 Prescaler                         | 4*-----------------------------------------------------------------------------
      
    •                APB2 Prescaler                         | 2*-----------------------------------------------------------------------------
      
    •                HSE Frequency(Hz)                      | 25000000   开发板外部晶振是8MHz,我们要将25MHz修改为8MHz*-----------------------------------------------------------------------------
      
    •                PLL_M                                  | 25*-----------------------------------------------------------------------------
      
    •                PLL_N                                  | 336*-----------------------------------------------------------------------------
      
    •                PLL_P                                  | 2*-----------------------------------------------------------------------------
      
    •                PLL_Q                                  | 7*-----------------------------------------------------------------------------
      
    •                PLLI2S_N                               | NA*-----------------------------------------------------------------------------
      
    •                PLLI2S_R                               | NA*-----------------------------------------------------------------------------
      
    •                I2S input clock                        | NA*-----------------------------------------------------------------------------
      
    •                VDD(V)                                 | 3.3*-----------------------------------------------------------------------------
      
    •                Main regulator output voltage          | Scale1 mode*-----------------------------------------------------------------------------
      
    •                Flash Latency(WS)                      | 5*-----------------------------------------------------------------------------
      
    •                Prefetch Buffer                        | ON*-----------------------------------------------------------------------------
      
    •                Instruction cache                      | ON*-----------------------------------------------------------------------------
      
    •                Data cache                             | ON*-----------------------------------------------------------------------------
      
    •                Require 48MHz for USB OTG FS,          | Disabled
      
    •                SDIO and RNG clock                     |*-----------------------------------------------------------------------------*============================================================================
      
    
    

去掉stm32f4xx.h的只读属性

在这里插入图片描述

接着修改stm32f4xx.h以下内容,行127将外部晶振频率值修改为8MHz。

   #if !defined  (HSE_VALUE)   #define HSE_VALUE    ((uint32_t)8000000) /*!< Value of the External oscillator in Hz */ #endif /* HSE_VALUE */               

最后按照PLL的运算公式,最终得到输出频率为168MHz。

在这里插入图片描述

注意事项

1.在《STM32F4xx中文参考手册》 P117页,PLL_M、PLL_N、PLL_P,这三个参数都有一定的范围限制,详细如下:

​ 2≤ PLL_M ≤63 192≤ PLL_N ≤432 PLL_P:2、4、6、8

练习:
尝试将CPU频率设置为216MHZ,感受超频快感  HSE=8M M=8 N=432 P=2
尝试将CPU频率设置为84MHZ,感受蜗牛的速度  HSE=8M M=8 N=336 P=4

四、时钟源

在特殊的应用场景,为了达到最高的能效比,没有必要使用到PLL,可将HSE、HSI作为系统时钟源。例如,在智能手表锁屏的情况下,如果使用PLL配置过后输出的频率会造成过多的功耗,降低自身的续航能力;同时要维持计步与测量心率功能。因此,PLL在锁屏下的应用场景并不合适,在保证功能实现的前提下,尽可能降低功耗,可以切换频率更低的时钟源提供给系统时钟。

在这里插入图片描述

在这里插入图片描述

在这里插入图片描述

1.选择PLL作为系统时钟源

 RCC->CFGR &= (uint32_t)((uint32_t)~(RCC_CFGR_SW));RCC->CFGR |= RCC_CFGR_SW_PLL;	               

2.选择HSI作为系统时钟源

RCC->CFGR &= (uint32_t)((uint32_t)~(RCC_CFGR_SW));
RCC->CFGR |= RCC_CFGR_SW_HSI;	               

3.选择HSE作为系统时钟源

RCC->CFGR &= (uint32_t)((uint32_t)~(RCC_CFGR_SW)); 
RCC->CFGR |= RCC_CFGR_SW_HSE;               

在这里插入图片描述

练习:
在代码当中添加时钟源切换功能(支持 HSI、 HSE、 PLL), 观察流水灯运行速度的变化。

五、应用场景

调节 CPU 的运行频率,来控制系统的性能与功耗。比较典型的例子就是说手机/笔记本电脑都有高性能模式、平衡模式、低性能模式。

在这里插入图片描述

在这里插入图片描述

I

相关文章:

  • 北京网站建设多少钱?
  • 辽宁网页制作哪家好_网站建设
  • 高端品牌网站建设_汉中网站制作
  • 凌鸥学园电机控制学习盛宴,诚邀您的加入
  • 若依后端添加子模块swagger分区
  • MySQL中的事物详解
  • Electron程序逆向(asar归档解包)
  • YoloV8实战:使用YoloV8实现OBB框检测
  • 数据结构---单链表(常见的复杂操作)
  • OpenAI 神秘模型「草莓」预计今秋推出,ChatGPT 将迎重大升级|TodayAI
  • Flutter 自动化测试 -appium-flutter-driver
  • git clone 别人的项目上传到自己的Gitee或者github仓库
  • 小白指南:Linux怎么创建压缩包?又怎么解压缩?
  • 让甲方看得见服务器资源降本增效-软件开发不仅考虑开发成本也要重视长期的运维成本
  • Java基础(4)- IDEA
  • 嵌入式软件开发之状态机与事件驱动分析
  • 鲲鹏服务器之ARM探知
  • QString 初始化
  • JS 中的深拷贝与浅拷贝
  • 【402天】跃迁之路——程序员高效学习方法论探索系列(实验阶段159-2018.03.14)...
  • Angular 2 DI - IoC DI - 1
  • Asm.js的简单介绍
  • django开发-定时任务的使用
  • Git 使用集
  • java8-模拟hadoop
  • javascript 总结(常用工具类的封装)
  • Java超时控制的实现
  • MyEclipse 8.0 GA 搭建 Struts2 + Spring2 + Hibernate3 (测试)
  • MySQL数据库运维之数据恢复
  • 分布式熔断降级平台aegis
  • 机器学习学习笔记一
  • 技术攻略】php设计模式(一):简介及创建型模式
  • 前端工程化(Gulp、Webpack)-webpack
  • 前嗅ForeSpider中数据浏览界面介绍
  • 使用Gradle第一次构建Java程序
  • 数据科学 第 3 章 11 字符串处理
  • 微服务框架lagom
  • 我的业余项目总结
  • 一天一个设计模式之JS实现——适配器模式
  • 用 Swift 编写面向协议的视图
  • 自定义函数
  • 走向全栈之MongoDB的使用
  • Spark2.4.0源码分析之WorldCount 默认shuffling并行度为200(九) ...
  • 阿里云API、SDK和CLI应用实践方案
  • # Apache SeaTunnel 究竟是什么?
  • # 消息中间件 RocketMQ 高级功能和源码分析(七)
  • #if #elif #endif
  • (大众金融)SQL server面试题(1)-总销售量最少的3个型号的车及其总销售量
  • (翻译)Quartz官方教程——第一课:Quartz入门
  • (附源码)spring boot车辆管理系统 毕业设计 031034
  • (回溯) LeetCode 131. 分割回文串
  • (十八)Flink CEP 详解
  • (十一)c52学习之旅-动态数码管
  • (五)IO流之ByteArrayInput/OutputStream
  • (转)负载均衡,回话保持,cookie
  • (转载)hibernate缓存
  • ***通过什么方式***网吧
  • .“空心村”成因分析及解决对策122344